• Tidak ada hasil yang ditemukan

یدسا ارهز

N/A
N/A
Protected

Academic year: 2024

Membagikan "یدسا ارهز"

Copied!
9
0
0

Teks penuh

(1)

:تفبیرد خیربت 12

/ 10 / 1398 :شزیذپ خیربت 09

/ 03 / 1400

هماـنلصف هرود ،کـینورتکلا عیاـنص 12

هراـمش ، 2 ، ناتسبات

1400

Electronics Industries Quarterly, Vol.12, No.2, Summer 2021

5

هدیکچ

حطس لذبم کی ٍلاقم هیا رد ٍئارا فذَ یشًلًىکت فراعتم شاتلي ٍب ٍواتسآ ریز شاتلي لیذبت ٌديذحم اب عیرس ي ناًت مک

.تسا ٌذض ي تعرس

ناًت راتخاس لیلد ٍب یداُىطیپ لذبم

ٍتطپ لباقتم لاصتا

ٍتفای دًبُب یا رتطیب صَاک رًظىم ٍب .تسا

ج زا یضاو ناًت

،ٌاتًک لاصتا نایر سًکعم کی

یديري اب ٌذىىک اسجم یاَ

یجيرخ رد

ٍتفر راکب .تسا ارب ی صَاک

،کبذیف ٍقلح رد شاتلي گىیئًس رًتسیسوارت نذض شًماخ ي هضير نامز هیب فلاتخا داجیا ي

یسوارت زا یجيرخ یاَ

-رًتس

کبذیف ٍقلح رد یدًید لاصتا یاَ

ٌذض ٌدافتسا تسا

.

ٍیبض جیاتو یزاس

Post-layout

دراذواتسا یشًلًىکت رد

180 nm

یم ناطوCMOS

یم یداُىطیپ لذبم ٍک ذىَد لیذبت رد ذواًت

4 / 0 ٍب تلي 8 / 1 رد تلي سواکرف 1 ناًت اب سترَاگم

23nW

/ 88 ریخأت ي 88ns

/ 23 .ذیامو لمع حیحص ترًص ای

ه راذم اب

ٍجًت

ٍب ناًت مک ي جور اَشاتلي ی درکراک ی ارب ی

اَدربراک ی بسچرب اَ

ی ا ی تورتى ضا یا ظًصخب رد صخب زاساذج ی حاًو ی مک فرصم ي اب شاتلي اپ یی ه زا صخب اَ

ی رپ

فرصم ي اب شاتلي لااب لباق

ٌدافتسا تسا .

دیلک هژاو

متسیس حطس لذبم ،یشاتلي ذىچ یاَ

مک یحارط ،شاتلي -

ٍتطپ لباقتم لاصتا ،ٍواتسآ ریز یحارط ،ناًت .یا

همدقم ٝث ٝخٛت بث تیدٚذحٔ دٛخٚ

ییبٞ

ُٕح تیّثبل ذٙ٘بٔ

یصز٘ا عجٙٔ

)یزطبث(

طیٛعت ٖبىٔا ْذع ،

ٖآ ْٚاذٔ

،

ْٚشِ

زٕع َٛط صیاشفا

ٜبٍتسد

1بٞ

ٚ یتبجهسبحٔ ٖاٛهت ٝهث سبی٘

،زتهطیث رد ٝهٔب٘زث یبهٞ

زثربو

2ید ت٘زتٙیا

3بیضا یىیزتىِا تاشیٟدت ٚ ،4

ٖاٛت صٞبو ٝهث

ربو صیاشفا ٜازٕٞ

ییآ ُیذهجت یهحازط ٓهٟٔ ُلبهسٔ سا یىی ٝث

تسا ٜذض [

1 - 6 ] .

ٔ شٚر هی ؤ

یازث زث

ٖاٛت صٞبو بفتسا ،

سا ٜد

یحازط

ٝیحب٘ رد زیس ٝ٘بتسآ ٚ

ٓتسیس یحازط

بٞ

ی ذهٙچ یصبتِٚ

.تسا نٛهّث ٗیهث َبٍٙیس َِبمت٘ا ِتحص سا ٖبٙیٕطا رٛظٙٔ ٝث -

ذٙچ ٓتسیس یبٞ

َذجٔ سا یصبتِٚ

بٞ

نّٛث ٗیث صبهتِٚ یاراد یبٞ

یٔ ٜدبفتسا تٚبفتٔ

دٛض [ 7 , 8 ] ُىهض . 1 . ههی ْازٌبهید نٛهّث

یس صیخطت راذٔ

َبٍٙ

ٝهٕ٘ٛ٘ ٖاٛهٙع ٝهث ار يِٛبه٘آQRS

سا یا

1Devices 2Applications Internet-of-Things (IoT)3

4 Electrical Apparatus

حطس َذجٔ دزثربو

ٝٔب٘زث رد ٖبط٘ یىضشپ تسیس یدزثربو یبٞ

یٔ

ُىض ٝث ٝخٛت بث .ذٞد 1

َذجٔ . صبهتِٚ بهث نٛهّث ٚد ٗیث یبهٞ

ٚ ٝتفزٌ رازل تٚبفتٔ

ار یتفبیرد َبٍٙیس ٓو صبتِٚ حطس صیاشفا

دٛض یخٚزخ سبسربىضآ رد ٜدبفتسا تسبٙٔ بت ٜداد [

9 ].

َذجٔ داذعت

ٜسٛح صیاشفا بث حطس یبٞ

یبٞ

صبتِٚ

یبٟٙپ بی

ٓتسیس رد ٜداد

ٝتفبی صیاشفا زیٍٕطچ رٛط ٝث ،ٝضازت یٚر یبٞ

ٖآ ٚ اشخا سا یىی ٝث ار بٞ

ییاذخ ٘ حزط رد رازىتزپ ٚ زیذپب یبٞ

.تسا ٜدزو ُیذجت صبتِٚ عجٙٔ ذٙچ بث ٗییبپ صبتِٚ

ٝدیت٘ رد

ٚ ٖاٛت ،زیخأت تحبسٔ

ٝث ٓتسیس دٛخٚ ُیِد

َذجٔ

حطس یبٞ

صیاشفا یٔ

ذٙثبی ٓتسیس دزىّٕع زث یٟخٛت ُثبل زیثأت ٚ

یٔ

.ذ٘راذٌ

ٗیازثبٙث

َذجٔ یحازط ،

بٞ

ٖاٛت ٓو ترٛص ٝث عیزس ،

ٝیحب٘ رد ٖدزوربو تیّثبل بث ٚ

ٝ٘بتسآ زیس

ٛٙع ٝث

ٖا ّٝئسٔ هی

ٟٓٔ

ٓتسیس یحازط رد

ذٙچ یبٞ

یٔ ٝتخبٙض ،یصبتِٚ

دٛض [ 1 ,

3 , 7 , 10 , 11 ].

(2)

ربتخبس طس َذجٔ

ح

5DCVS

سا َٚاذتٔ ٕٝ٘ٛ٘ هی

ربتخبس .تسا حطس َذجٔ یبٞ

ٖبٕٞ

ُىض رد ٝو رٛط 2

.

ٔ ٜذٞبطٔ

ی دٛض ، ربتخبس َذجٔ ٗیا دٚرٚ نّٛث ٝس سا

ی ،

خٚزخ ی ٚ نّٛث یّخاد ىطت ی

ُ نّٛث .تسا ٜذض بٞ

ی دٚرٚ

ی ٚ

خٚزخ ی سا ٜدبفتسا بث سٛىعٔ

تزت ٝث ٝو ٜذٙٙو ی

ت صبتِٚ بث بٞ

ی

VDDL

ٚ

VDDH

ذغت ی

ٝ

ٔ ی ذ٘ٛض ، حازط ی

ٜذض ربتخبس رد .ذ٘ا

نّٛث

ّخاد ی ا ی

ٗ ش٘ازت سا َذجٔ

ی رٛتس بٞ

ی َبصتا بث PMOS

ازث ُثبمتٔ

ی لابث ٝىجض

ٜذٙطو ش٘ازت سا ٚ ی رٛتس بٞ

ی بث NMOS

ْب٘

بٞ

ی

MN1

ٚ

MN2

س سا ٜدبفتسا بث ٝو ی

َبٍٙ

بٞ

ی دٚرٚ

ی

IN,

یاراد INB

بپ صبتِٚ حطس یی

ٗ ارد ی

ٛ

ٔ ی ذ٘ٛض ، ٝىجض ٖاٛٙع ٝث

بپ یی

ٗ

ٜذٙطو .تسا ٜذض ٜدبفتسا ، ُثبمتٔ َبصتا ربتخبس ِٝبمٔ ٗیا رد پ

ٝتط ٝتفبی دٛجٟث یا

رد .تسا ٜذض یٞذ٘بٔسبس زیس حزض ٝث ِٝبمٔ ٚ ٜذض یفزعٔ

َذٔ ٚ ٖبیث كیمحت تبیثدا ْٚد صخث پ

ْٛس صخث رد یدبٟٙطی

ٝیجض حیبت٘ ٚ ُیّحت .تسا ٜذض یسرزث ٚ یفزعٔ

ٚ یسبس

ربو بث ٝسیبمٔ

یبٞ

پ .تسا ٜذض ٜذ٘بدٌٙ ْربٟچ صخث رد ٗیطی

ٝدیت٘ زخآ صخث رد

ٖبیث یزیٌ

تسا ٜذض .

قیقحت تایبدا شاتلو حطس لدبم درکلمع حرش

DCVS

حزض یازث ربتفر

دزىّٕع ی حطس َذجٔ

ٔ ضزفDCVS

ی

ٙو ی

ٓ

س ی

َبٍٙ

دٚرٚ

ی اراد ی كطٙٔ

ی ه ا رد .ذضبث ی

ٗ ترٛص ،

Differential Cascode Voltage Switch5

ش٘ازت ی رٛتس

MN1

ٚ ٗضٚر

MN2

ا رد .تسا شٛٔبخ ی

ٗ ٝظحِ

رد دٛخٛٔ ٖسبخ

ٜزٌ

ّختL

ی

ٝ ٜزٌ صبتِٚ ٚ ٜذض ٚ ٓو زفص بتL

ش٘ازت ی رٛتس

MP2

ٚر

ٜزٌ ٖسبخ ٚ ٜذض ٗض

ٜزٌ صبتِٚ ٚ صربضR R

بت

VDDH

اشفا ی ص

ٔ ی ی ذثب . ازثبٙث ی

ٗ ، ش٘ازت ی

ٛتس ر

MP1

ٜذض شٛٔبخ

ثعبث ٚ عیزس صٞبو زت

ٜزٌ صبتِٚ

یٔ L

دٛض رد . ا ی

ٗ تِبح

ف ٝىجض ی هثذ ٚ ٜذض َبعف صیاشفا بث

ٜزٌ صبتِٚ

ار صبتِٚ ُیذجتR

یٔ عیزست

ٜزٌ رد دبیس ًٙیلٛس ُیِد ٝث َذٔ ٗیا رد .ذٙو یبٞ

ٚ L

تعزس ٚ ٜذض فزصٔ یّخاد ربتخبس رد یدبیس ٖاٛت R

رٛستیش٘ازت ،زٍید فزط سا .دراد یٙییبپ ًٙیچیلٛس یبٞ

PMOS

دبیس صبتِٚ بث ٖدزوربو ُیِد ٝث

VDDH

یزتطیث ترذل یاراد

رٛتسیش٘ازت ٝث تجس٘

یبٞ

ٓو صبتِٚ بث ٝو NMOS VDDL

ٛیارد

یٔ

َبٍٙیس راذٌ زییغت ْبٍٙٞ ،ٝدیت٘رد .ذ٘راد ،ذ٘ٛض یدٚرٚ

ٗیث

ٝمجط ٚد ٚPU

ٝىجض ٚد ٗیث ُثبمت .دراد دٛخٚ ُثبمتPD

دبدیا ار یتلاىطٔ ربتخبس ٗیا رد یٔ

ذٙو ،َبثٔ ٖاٛٙع ٝث .

یصبتِٚ حٛطس ٗیث دبیس فلاتخا

VDDL

ٚ

VDDH

تخٛٔ ، دبدیا

رٛتسیش٘ازت ٖبیزخ راذمٔ ٗیث فلاتخا یبٞ

ٚ PU

یٔPD

،دٛض

ٖبٔس تٚبفت تجس ٝو صربضد ٚ صربض یبٞ

ٖسبخ رد دٛخٛٔ یبٞ

ٜزٌ

یخٚزخ یبٞ

ٚ ٜذض یٔ صٞبو راذٔ ییآربو ذثبی

ٗیٙچٕٞ .

صبتِٚ حطس زٌا

VDDL

ٗییبپ رٛتسیش٘ازت ٝ٘بتسآ صبتِٚ سا زت یبٞ

ٜزٌ صبتِٚ حطس ُیذجت ٝث ردبل راذٔ ،ذضبث یدٚرٚ

یبٞ

ٚL

ٝثR

حطس صبتِٚ

VDDH

دٛث ذٞاٛخ٘

[ 5 , 7 ] ٗیا یّصا صِبچ ،علاٚ رد .

ٗیث تثبلر ،َذجٔ

ٚ PU

زیس ٝیحب٘ صبتِٚ ُیذجت ْبٍٙٞ PD

صبتِٚ حٛطس ٝث ٝ٘بتسآ لابث ی

ٖآ یازث .تسا زت َذجٔ ٗیا ٝو

صبتِٚ بث ذ٘اٛتث ذیبث ،ذٞد ْبد٘ا ار ُیذجت ُٕع شی٘ ٝ٘بتسآزیس یبٞ

ٗیث تثبلر

ٝمجط ٚد صٞبو ذثبی تسا ٗىٕٔ ذٙچزٞ ، ُٕع ٗیا

ربثزس ُلاذح ٖذٔآ دٛخٚ ٝث ثعبث یصز٘ا ٚ تحبسٔ یبٞ

رد

یحازط دٛض [ 3 ].

زتٔاربپ دٛجٟث رٛظٙٔ ٝث ،ٖاٛت ،زیخأت یبٞ

ٗیث تثبلر ٚ PU

یذجت ٜسبث صیاشفا ٚ PD

صبتِٚ ُ شٚر یبٞ

یحازط یتٚبفتٔ

ٜذض ٝلارا ذ٘ا ٝو ،

ٖآ زصتخٔ حزض ٝٔادا رد بٞ

تسا ٜذٔآ .

ُىض 1 رد صبتِٚ حطس َذجٔ دزثربو . راذٔ

خطت ی ص يِٛب٘آQRS

9] .[

ُىض 2 صبتِٚ حطس َذجٔ ربتخبس . .DCVS

(3)

هرود ،کـینورتکلا عیاـنص هماـنلصف 12

هراـمش ، 2 ، ناتسبات

1400

Electronics Industries Quarterly, Vol.12, No.2, Summer 2021

7

.تفزٌ زظ٘ رد زتٌرشث زثازث ٗیذٙچ PMOS

صیاشفا تجس٘

رٛتسیش٘ازت یبٟٙپ یبٞ

صبتِٚ رد NMOS

ٝ٘بتسآ زیس یبٞ

ٝث

یٔ صیاشفا ییبٕ٘ ترٛص .ذثبی

دزىیٚر بٔا تجس٘ صیاشفا

رٛتسیش٘ازت یبٞ

ٜساذ٘ا ةبخت٘ا ٝث زدٙٔ NMOS

یّٕع زیغ یبٞ

یازث یٔPD

دٛض [ 3 , 7 , 12 ] ٖبیزخ ٚ تِبح ربو ٝث ٜدبٔآ ٝث ار6

یٔ صیاشفا یٟخٛت ُثبل رٛط

ٞد ةّٛطٔ ٝو ،ذ تسی٘

[ 6 ].

ٜار

ٗیشٍیبخ ُح ٝو زٍید

ٗیث تثبلر صٞبو یازث ٗیا

ٚد رد ٝمجط

عخازٔ

[ 13 , 14 ] ،ٜذض یفزعٔ

سا ٜدبفتسا

ٗف یرٚآ یاراد

ٝ٘بتسآ صبتِٚ ٗیذٙچ

MTCMOS

ٗیا ٝث .تسا7

ترٛص ،ٝو

ٝىجض ٖبیزخ صیاشفا یازث یٔ PD

یبٞرٛتسیش٘ازت سا ٖاٛت

ٛلNMOS

بث ی

ٝ٘بتسآ صبتِٚ

خ یبٞرٛتسیش٘ازت بی ،ٓو یّی

عظPMOS

بث فی

ٝ٘بتسآ صبتِٚ

س دبی ٜدبفتسا دٕٛ٘

ٜدبفتسا . -ٗف

یرٚآ

MTCMOS

ترذل ٖدزو ٓو یبٙعٔ ٝث علاٚ رد ،PU

ٝو یٔبٍٙٞ

یٔ ٗییبپ ار یخٚزخ ٜزٌ PD

تسا ،ذطو سا یىی .

ٗیا زٍید تلاىطٔ

ٔ سا ٌٝ٘ٛ

َذج ،صبتِٚ حطس یبٞ

ٔبٍٙٞ

تسی ٝو

رٛتسیش٘ازت ذ٘راد رازل عطل ٝیحب٘ رد بٞ

ٚ ٝث ٜدبٔآ تط٘ ٖبیزخ

یٔ صیاشفا یٟخٛت ُثبل ترٛص ٝث ربو ذثبی

. شٚر ٝث ٝو ییبٞ

یٔ ٖآ ّٝیسٚ

صیاشفا ،ُٔبض داد صٞبو ار یتط٘ ٖبیزخ ٖاٛت

یراذٍیبخ سا ٜدبفتسا ٚ َب٘بو یبٟٙپ صٞبو ،َب٘بو َٛط

ٛتسیش٘ازت ر بٞ

ی تفخ َذٔ بثPU

ٝتطپ

8یا ٝمجط بث ربتخبسPU

[DCVS

2 ] سا ٜدبفتسا ٚ

ٛمت راذٔ ٚد ی

ت ساٛٔ ترٛص ٝث ٜذٙٙو ی

بث رٛتسیش٘ازت یبٞ

MP1

ٚ

MP2

رد ربتخبس

ِٕٛعٔ DCVS

ی تسا

[ 15 ] . زٍید ُىطٔ

ربتخبس رد ٝو دراد دٛخٚDCVS

تعزس

ٗییبپ خسبپ

ٝو تسا هثذیف ٝىجض ار حطس َذجٔ ییآربو

یٔ صٞبو .ذٞد

یازث

ُىطٔ ٗیا ُح رٛتسیش٘ازت سا

َبصتا یبٞ

،یدٛید ٚ ٖبیزخ رٛتاز٘ص سبس دٛخ PU

9ربٌ

ٜدبفتسا ٜذض تسا

[ 8 , 16 , 17 ].

6Standby leakage current Multi-threshold CMOS7

8Stacked pair 9Self-adapt Pull-up

تخٛٔ ٝو ٜدزث ٜزٟث لابث ٝ٘بتسآ صبتِٚ یاراد یبٞرٛتسیش٘ازت َبصتا ربتخبس بث راذٔ .تسا ٜذض بٞرٛتسیش٘ازت داذعت صیاشفا رد ٜذض ٝلارا ُثبمتٔ

[ 19 ] یصِٛٛٙىت سا

MTCMOS

یازث

بث ٗیٙچٕٞ .تسا ٜدزث ٜزٟث زیخبت ٚ یفزصٔ ٖاٛت زتطیث صٞبو حطس ،یىٕو راذٔ ٖدٚشفا ٚ بٞرٛتسیش٘ازت هِبث ٝیبپ صبتِٚ زییغت ٜداد صٞبو ار ُیذجت ُثبل صبتِٚ

ث ٚ ثعب داذعت صیاشفا

ربتخبس بث َذجٔ .تسا ٜذض راذٔ ٖذض يرشث ٚ بٞرٛتسیش٘ازت

ُثبمتٔ َبصتا رد ٜذض ٝلارا

[ 20 ] َبصتا یبٞرٛتسیش٘ازت سا

ازث یدٛید ٗییبپ یبٞصبتِٚ رد دزىّٕع دٛجٟث ٚ تثبلر صٞبو ی

سا ٜدبفتسا ٚ تجثٔ هثذیف راذٔ ٖدٚشفا بث .تسا ٜدزو ٜدبفتسا یبٞرٛتسیش٘ازت

10LVT

ٗییبپ ٝمجط یازث يرشث ٚ تعزس ٜذٙطو

سا هیتبتسا ٖاٛت صٞبو یازث ٗیٙچٕٞ .تسا ٝتفبی دٛجٟث راذٔ

یصِٛٛٙىت

MTCMOS

ٝىجض ٚ سٛىعٔ

ٜذٙٙو رد ٖربمتٔب٘

.تسا ٜدزث ٜزٟث یحازط رد

ْشی٘بىٔ هی ،ِٝبمٔ ٗیا

ٝتطپ ُثبمتٔ َبصتا11

دٛجٟث یا

تعزس صیاشفا ٚ یتط٘ ٖبیزخ صٞبو رٛظٙٔ ٝث ٝتفبی هثذیف

صٞبو رٛظٙٔ ٝث زٍید فزط سا .تسا ٜذض ٝلارا راذٔ رد ٗضٚر ٖبٔس رد ی٘بٔشٕٞ ْذع دبدیا ٚ هثذیف ٝمّح رد ًٙیلٛس رٛتسیش٘ازت ٖذض رٛتسیش٘ازت سا یخٚزخ ٝمجط یبٞ

َبصتا یبٞ

ٝیبپ ٗیث یدٛید رٛتسیش٘ازت یبٞ

هثذیف ٝمّح رد ،یخٚزخ یبٞ

ٚ تحبسٔ صٞبو رٛظٙٔ ٝث ٗیٙچٕٞ .تسا ٜذض ٜدبفتسا

ٗییبپ راذٌ رد تعزس صیاشفا رٛتسیش٘ازت ٜذ٘ٚر

یرٛجع

12

ربتخبس یدٚرٚ نّٛث ٗیشٍیبخ ٖآ حزض ٝو ،تسا ٜذضDCVS

ٜذٔآ ذعث صخث رد .تسا

يداهنشیپ ژاتلو حطس لدبم

Low Voltage Threshold 10 11 Mechanism 12 Pass-transistor

(4)

هداس لدم فیصوت یداهنشیپ حطس لدبم هدش

ُىض رد یبٟٙطیپ َذجٔ ٝیِٚا حزط 3

.تسا ٜذض ٜداد ٖبط٘ .

سبسا زث صبتِٚ ٜذٙٙو ُیذجت ٝمجط هی سا یدبٟٙطیپ ربتخبس َبصتا ربتخبس

ٝتطپ ُثبمتٔ

سٛىعٔ ٚ یا یازث یخٚزخ ٜذٙٙو

ٖبیزخ ترذل سا ٖبٙیٕطا .تسا ٜذض ُیىطت یخٚزخ یفبو یٞد

ٝىجض رد رٛتسیش٘ازت سا یدبٟٙطیپ ربتخبس PU

یبٞ

MP1-

MP8

رٛتسیش٘ازت .تسا ٜذض ٜدبفتسا یبٞ

MP1

ٚ

MP2

عجٙٔ ٚد

یٔ ُیٕحت راذٔ ٝخبض ٚد یٚر زث ار زیغتٔ ٖبیزخ .ذٙٙو

ترذل ،ٗیازثبٙث ُمتٙٔ یذعث یخٚزخ ًٙیچیلٛس راذٌ ٝث PU

یٔ

صبتِٚ اذتثا ٓیٙو ضزف زٌا ٝو تسبٙعٔ ٗیذث ٗیا .دٛض ،دراد رازل دٛخ راذمٔ )ٗیزتطیث( ٗیزتٕو رد یخٚزخ ٝخبضPU

ترذل ٖآ سا ذعث ٚ ٜذض )یٛل( فیعظ ،پچ تٕس ٝخبضPU

یخٚزخ ًٙیچیلٛس تعزس ٚ ٜذض )فیعظ( یٛل ،تسار تٕس

یٔ صیاشفا )ٓو ٝث دبیس( دبیس ٝث ٓو راذٌ رد ذثبی

[ 17 ] . ٝث

رٛتسیش٘ازت ٚد ،زٍید تربجع

MP1

ٚ

MP2

ٓیظٙت بث ، ٝىجض ترذل

،ٜذٙطولابث

ٌربث ٖبٔس ی ز ی ی ب

ّخت ی

ٝ

ٜزٌ

بٞ

ی ٚL

ٔ صٞبو ارR

ی

ٞد

ٙ ت٘ رد ٝو ،ذ ی

ٝد اشفا ار تعزس ی

ص ٚ هیٔبٙید ٖاٛت ار

- ٓو

یٔ

ذٙیبٕ٘

[ 8 ].

ٚ ترذل ٖدزو دٚذحٔ رٛظٙٔ ٝث ٗیٙچٕٞ

ٝیِٚا ٖبیزخ اذتثا ردPU

ی ٗیث ُثبمت صٞبو ٝدیت٘ رد ٚ راذٌ

ٝىجض ٚد یدٛید َبصتا رٛتسیش٘ازت ٚد سا

MP7

ٚ

MP8

ترٛص ٝث

یّصا رٛتسیش٘ازت ٚد بث یزس

MP5

ٚ

MP6

رد ٗتفزٌ رازل بث

ٜذض ٜدبفتسا تجثٔ هثذیف ٝىجض ُخاد تسا

[ 15 ] یٔبٍٙٞ .

یبٞصبتِٚ ،تسا تثبث یدٚرٚ َبٍٙیس ٝو

VGS

رٛتسیش٘ازت ٚد

یدٛید َبصتا

MP7

ٚ

MP8

دٛید صبتِٚ تفا بث زثازث ٚ ٓو ربیسث

رد ترٛص ٝث ٚ تسا PMOS

ٝظحِ

ا ی غت یی ز

ٕ٘

ی ذٙٙو ثعبث ٚ

تعزس ٚ ٜذض هثذیف ٝمّح ُخاد رد صبتِٚ ًٙیلٛس صٞبو یٔ صیاشفا ار ًٙیچیلٛس ذٞد

[ 21 ] . ٝىجض رد صیاشفا یازثPD

سٛىعٔ راذٔ تعزس ربتخبس رد دٛخٛٔ یدٚرٚ ٜذٙٙو

DCVS

ٖآ یبخ ٝث ٚ ٜذض فذح یرٛجع رٛتسیش٘ازت سا

MN2

ٜدبفتسا

ٗییبپ ٝجِ رد راذٌ تعزس شٚر ٗیا بث .تسا ٜذض رٛط ٝث ٜذ٘ٚر

.تسا ٝتفبی صیاشفا یِٛجل ُثبل دزىّٕع ٖبیث صخث زیس رد

ٝس رد یدبٟٙطیپ َذجٔ دزىّٕع ٜٛح٘ ،یدبٟٙطیپ حطس َذجٔ

ٗییبپ راذٌ یازث ّٝحزٔ

ُىض رد ٚ حیظٛت ٜذ٘ٚر 4

ٓسر یازث .

.تسا ٜذض یداهنشیپ حطس لدبم درکلمع نایب

ُىض( َٚا ّٝحزٔ رد 4

كطٙٔ رد یدٚرٚ ٝو ))آ( .

"

"هی راذیبپ

ٜزٌ صبتِٚ ٚ تسا صبتِٚ ٚ ٓو L

ٗیازثبٙث .تسا دبیس R

رٛتسیش٘ازت یبٞ

MP5

ٚ

MP2

ٚ

MP7

رٛتسیش٘ازت ٚ شٛٔبخ یبٞ

MP6

ٚ

MP1

ٚ

MP8

ٗییبپ راذٌ رد .ذٙتسٞ ٗضٚر یٔبٍٙٞ ،ٜذ٘ٚر

سا یدٚرٚ ٝو یٔ زییغت زفص ٝث هی كطٙٔ

صبتِٚ ،ذٙو

VGS

یدٛید َبصتا رٛتسیش٘ازت

MP8

شسرا بث ٚ ٜدزى٘ زییغت تعزس ٝث

ترذل ،دٛخ ٓو ٝیِٚا یٔ دٚذحٔ ار تسار تٕس ٝخبضPU

.ذٙو

رٛتسیش٘ازت

MN2

ٚ ٗضٚر

MN1

یٔ شٛٔبخ ٗیازثبٙث .ذ٘ٛض

ٖسبخ ٜزٌ رد دٛخٛٔ یتیساربپ یبٞ

سا ٜدبفتسا بث ٚ ٜذض ٝیّختR

ُىض 3 .یدبٟٙطیپ ربتخبس ٝیِٚا حزط .

ُىض 4

ٗییبپ راذٌ ْبٍٙٞ یدبٟٙطیپ راذٔ دزىّٕع ُحازٔ . .یدٚرٚ ٜذ٘ٚر

(5)

هرود ،کـینورتکلا عیاـنص هماـنلصف 12

هراـمش ، 2 ، ناتسبات

1400

Electronics Industries Quarterly, Vol.12, No.2, Summer 2021

9

رٛتسیش٘ازت یبٞ

MP2

ٚ

MP4

ٜذض ٓو ٝخبض ٗیا سا یرٛجع ٖبیزخ

ٜزٌ ٝیّخت تعزس ٚ عیزسR

یٔ زت

ُىض( ْٚد ّٝحزٔ رد .دٛض 4

.

ٜزٌ صبتِٚ ٝو ))ة(

ٓو ٝ٘بتسآ ردR

صبتِٚ سا ٖذض زت

VDDH-Vth,p

رٛتسیش٘ازت ٕٝٞ ،تسا یبٞ

ٚ ذٙتسٞ ٗضٚر ٝظحِ هی یازثPU

ذیف

ٖآ سا ذعث .تسا رازلزث راذٔ رد تجثٔ هث ٜزٌ صبتِٚ ٝو

R

سا زتٕو

VDDH-Vth

ٜزٌ صبتِٚ ٚ سا زتطیثL

VDDH-Vth

یٔ

؛ذ٘ٛض

ُىض( ْٛس ّٝحزٔ

4 رٛتسیش٘ازت ٚ ٜذض سبغآ ))ج( . یبٞ

MP6

ٚ

MP1

یٔ ٗضٚر ٖذض ٗضٚر بث ،ّٝحزٔ ٗیا رد .ذ٘ٛض

MP6

صبتِٚ

ٜزٌ

یٔ صیاشفا R

ٖآ َبج٘د ٝث ٚ ذثبی راذٔ رد تجثٔ هثذیف

رٛتسیش٘ازت ٚ ٜذض رازلزث یبٞ

MP5

ٚ

MP2

ٚ

MP7

ٚ ٗضٚر

رٛتسیش٘ازت یبٞ

MP6

ٚ

MP1

ٚ

MP8

كیٕع ٝ٘بتسآ زیس ٝیحب٘ دراٚ

یٔ

.ذ٘ٛض ٖذض شٛٔبخ بث

MP1

ٜزٌ رد صبتِٚ حطس سا زتٕوL

VDDH

راذٔ بث ٝسیبمٔ رد راذٔ سا ٜزٌ ٗیا صبتِٚ .تسا رد DCVS

ٜزٌ

ٖذض شٛٔبخ بث ٗیازثبٙث .درٚآ ٗییبپ ار ٚ P6

P1

ٝخبض رد یرٛجع هیتبتسا ٖبیزخ یٔ صٞبو راذٔ یبٞ

ٝث .ذثبی

جٛٔ ُىض ،یدبٟٙطیپ َذٔ ییآربو دٛجٟث یثبیسرا رٛظٙٔ

راذٌ

ٜزٌ یبٞ

ربتخبس یبٞ

رد یدبٟٙطیپ حطس َذجٔ ٚDCVS

ُىض 5 ث دبیس ُیِد ٝث .تسا ٜذٔآ . ُیذجت ُثبل صبتِٚ ُلاذح ٖدٛ

ربتخبس طسٛت ُىض DCVS

4 صبتِٚ ُیذجت یازث 7

/ 0 تِٚ

ٝث یدٚرٚ

8 / 1 ٜذض ٓسر شتزٞبٍٔ هی س٘بوزف رد یخٚزخ تِٚ

.تسا

ٖبٕٞ

یٔ ٜذٞبطٔ ٝو رٛط خسبپ یدبٟٙطیپ َذجٔ دٛض

عیزس راذٌ ٝث تجس٘ یزت یبٞ

ٖبٕٞ .دراد یدٚرٚ َبٍٙیس رٛط

ُىض رد ٝو 5

سا ٜذض ٜذیطو ٖبیزخ ،تسا ٜذض ٜداد ٖبط٘ )د( .

ٝیذغت عجٙٔ

َذجٔ ردVDDH

ٓو ربیسث یدبٟٙطیپ َذجٔ سا زت

ٓو یفلاتا ٖاٛت یدبٟٙطیپ َذجٔ ٚر ٗیا سا .تسا DCVS

یزت

َذجٔ ٝث تجس٘

.درادDCVS

یداهنشیپ حطس لدبم ییاهن حرط

ُىض رد یدبٟٙطیپ َذجٔ ُٔبو حزط 6

.تسا ٜذض ٜداد ٖبط٘ .

رٛتسیش٘ازت سا ربتخبس ٗیا رد یبٞ

MP3

ٚ

MP4

صٞبو رٛظٙٔ ٝث

صبتِٚ

VGS

رٛتسیش٘ازت یبٞ

MP5

ٚ

MP6

ُیذجت تیّثبل دٛجٟث ٚ

صبتِٚ رد صبتِٚ

،زٍید فزط سا .تسا ٜذض ٜدبفتسا ٝ٘بتسآ زیس یبٞ

صبتِٚ تفا سا

VDDH-Vdsat

رٛتسیش٘ازت طسٛت ٜذض دبدیا یبٞ

MP3

ٚ

MP4

صبتِٚ صٞبو رٛظٙٔ ٝث ،

VGS

رٛتسیش٘ازت یبٞ

MP5

ٚ

MP6

ُىض 7

ٜزٌ صبتِٚ جٛٔ ُىض . َذجٔ یّخاد یبٞ

.یدبٟٙطیپ

ُىض 5

ٜزٌ صبتِٚ جٛٔ ُىض . َذجٔ یبٞ

ٜازٕٞ ٝث یدبٟٙطیپ َذجٔ ٚDCVS

.ربتخبس ٚد رد عجٙٔ سا ٜذض ٜذیطو ٖبیزخ

ُىض 6 .یدبٟٙطیپ صبتِٚ حطس َذجٔ ییبٟ٘ ربتخبس .

(6)

،تسا ٜذض ٜدبفتسا ،راذٔ یّخاد طبم٘ رد ًٙیلٛس صٞبو یازث دبیس ار راذٔ تعزس ٚ صٞبو ار یفزصٔ ٖاٛت ٝو یٔ

.ذٙو

رٛتسیش٘ازت ،ٗیٙچٕٞ

یبٞ

MP3

ٚ

MP4

صبتِٚ صٞبو تجس

VDS

رٛتسیش٘ازت یٔبٕت یبٞ

MP5-MP8

ٚ

MN1-MN2

ٗیا سا ٚ ٜذض

یٔ صٞبو راذٔ رد یتط٘ ٖبیزخ كیزط حزط ٝیِٚا َذٔ رد .ذثبی

ٜزٌ رد صبتِٚ ًٙیلٛس ٖازجخ رٛظٙٔ ٝث یدبٟٙطیپ سا ،R

سٛىعٔ

ا ٜذض ٜدبفتسا یخٚزخ ٝمجط رد ٜذٙٙو ٖبیزخ ٚ تس

حزط رد ،ٚر ٗیا سا .تسا دبیس یخٚزخ نّٛث رد ٜبتٛو َبصتا رد ٜبتٛو َبصتا ٖاٛت صٞبو یازث ،یدبٟٙطیپ َذجٔ ییبٟ٘

ٝیبپ یخٚزخ رٛتسیش٘ازت تیٌ یبٞ

طسٛت یخٚزخ یبٞ

یدٛید َبصتا رٛتسیش٘ازت

MP8

.تسا ٜذض اذخ زٍیذىی سا

ٝیبپ ٗیث ٜذض دبدیا صبتِٚ فلاتخا تیٌ یبٞ

رٛتسیش٘ازت یبٞ

رٛتسیش٘ازت ٚد ٗیا ٖذض ٗضٚر ٖبٔشٕٞ سا ٜذض ثعبث یخٚزخ ُىض .تسا ٝتفبی صٞبو ٜبتٛو َبصتا ٖاٛت ٚ ٜدزو یزیٌّٛخ صبتِٚ جٛٔ

یبٞ

ُیذجت رد یدبٟٙطیپ صبتِٚ حطس َذجٔ یّخاد

4 / 0 ٝث تِٚ

8 / 1 هی س٘بوزف رد تِٚ

ُىض رد شتزٞبٍٔ

7 ٜدرٚآ .

ُىض ٝث ٝخٛت بث .تسا ٜذض 7

یٔ یدبٟٙطیپ َذجٔ )آ( . ذ٘اٛت

.ذیبٕ٘ ُیذجت عیزس ٚ حیحص ترٛص ٝث شی٘ ار ٝ٘بتسآ زیس صبتِٚ

هیبش جياتن يزاس

سرزث رٛظٙٔ ٝث ی

اربو یی َذجٔ

پ ی دبٟٙط ی ربتخبس ، پ ی دبٟٙط ی ٚ

یربٕعٔ

یبٞ

رد ٜذض ٝلارا [

1 , 7 , 8 , 22 , 23 ] سا ٜدبفتسا بث

ٗف

رٚآ ی

CMOS 180nm

جض ی

ٝ سبس ی

ٜذض ازث .ذ٘ا ی بمٔ

ی

ٝس

ٝ٘بفصٙٔ

ازض رد بٞربتخبس ْبٕت ، ی

ط جض ی

ٝ سبس ی ی

ٖبسى بث هی

س ی

َبٍٙ

دٚرٚ

ی جض ی

ٝ سبس ی

ٜذض ذ٘ا ٝضٌٛ(

ٝسٚزپ

TT13

،

س٘بوزف 1 بٍٔ

شتزٞ

رد بٔد ی 27 ت٘بس ٝخرد ی

دازٌ

ُیذجت بث

4 / 0 ٝث تِٚ

8 / 1 تِٚ

ٙچٕٞ .) ی

ٗ بت٘ ، ی ح س رد ٜذض ٝلارا ی

ز ُصبح

جض ی

ٝ سبس ی

post-layout

ٚ تسا ی ه سٛىعٔ

ٜذٙٙو ربث ٖاٛٙع ٝث

خٚزخ رد ی

ّو ی

ٝ ربتخبس بٞ

ٝفبظا تسا ٜذض حزط .

ییبٟ٘

Process13

ُىض 8 . یربٕعٔ

)آ رد ٜذض ٝلارا یبٞ

1] )ة ،[ 7] )ج ،[ 22] )د ،[ 23] )ٜ ،[

8] .[

ُىض 9 حزط .

Layout

ربتخبس ٜذض ٝلارا یبٞ

)آ رد 7] [ 93 / 140 زتٔٚزىیٔ

)ة ،عثزٔ

22] 61[ / 102 )ج ،عثزٔ زتٔٚزىیٔ

1] 73[ / 60 ،عثزٔ زتٔٚزىیٔ

] [23 2 / 62 )ٜ ،عثزٔ زتٔٚزىیٔ

8] [ 23 / 67 )ٚ ،عثزٔ زتٔٚزىیٔ

َذجٔ

یدبٟٙطیپ 1 / 59 .عثزٔ زتٔٚزىیٔ

ُىض 10 تازییغت شیِب٘آ . طت٘ا زیخأت )ة ،ُو ٖاٛت)آ زتٔاربپ زثPVT

.رب

ُىض 11 )آ زتٔاربپ زث ِٛربو ت٘ٛٔ شیِب٘آ . .ربطت٘ا زیخأت )ة ،ُو ٖاٛت

ُىض 12 ت تسحزث ربطت٘ا زیخأت )ة ،ٖاٛت )آ تازییغت . صبتِٚ تازییغ

VDDL

.

(7)

هرود ،کـینورتکلا عیاـنص هماـنلصف 12

هراـمش ، 2 ، ناتسبات

1400

Electronics Industries Quarterly, Vol.12, No.2, Summer 2021

11

یدبٟٙطیپ ٜذض ٝلارا

یاراد تحبسٔ

یفزصٔ

1 / 59

ٔ ی زتٔٚزى

.تسا عثزٔ

َذجٔ حزط رد ٜذض ٝلارا یبٞ

[ 1 , 7 , 8 , 22 , 23 ] رد

ُىض 8 حزط ٚ .

layout

َذجٔ

پ ی دبٟٙط ی ٚ یربٕعٔ

یبٞ

ٝلارا

رد ٜذض [ 1 , 7 , 8 , 22 , 23 ]

ُىض رد 9 .تسا ٜذض ٜداد ٖبط٘ .

شدت ی

ٝ

ّحت ٚ ی

ُ غت یی از ت

14PVT

بث دٚرٚ س٘بوزف ی

هی

بٍٔ

شتزٞ

ُىض رد 10 .

ِٕٛعٔ ٝضٌٛ .تسا ٜذض ٜداد ٖبط٘

ی

ُٔبض رٛتسیش٘ازت یبٞ

ِٕٛعٔ

ی

NMOS

ٚ رٛتسیش٘ازت یبٞ

یِٕٛعٔ

ٝیجض یبٔد .تساPMOS

یسبس 27 ت٘بس ٝخرد ی

دازٌ

ٚ

ا صبتِٚ س یبٞ

8 / 1 تِٚ

ازث ی

VDDH

ٚ 4 / 0 یازث تِٚ

VDDL

ٜدبفتسا تسا ٜذض ةبخت٘ا بث .

Fast-NMOS

ٚ

Slow-PMOS

،

ُثبمت ث ی

ٗ

ٝمجط ٚد

ٚ PU

ٔ صٞبو PD

ی ی ذثب اشفا بث ٚ ی ص ،بٔد

ترذل زخ ی

ٖب یٞد اشفا ی ص

ٔ ی ی ذثب ازثبٙث . ی

ٗ ،

Fast-NMOS

،

Slow-PMOS

، یبٔد 100C

ٜازٕٞ ٝث 10 صبتِٚ صٞبو ذصرد

VDDH

یازث زتٟث ی

ٗ ذض ةبخت٘ا ٝضٌٛ

ذ٘

ش٘ازت . ی بٞرٛتس ازض ٚ ی ط

زتذث ٖاٛٙع ٝث ربو ی

ٗ ،ٝضٌٛ

Slow-NMOS

،

Fast-PMOS

،

یبٔد 0C

ٚ 10 صبتِٚ صٞبو ذصرد

VDDH

.ذ٘ذض ةبخت٘ا

سرزث رٛظٙٔ ٝث ی

ثأت ی ز غت ٚ كثبطت ْذع یی

ذپز ی ز ی

ٝسٚزپ زهث

َذجٔ

پ ی دبٟٙط ی ، شیِب٘آ

ِٛربو ت٘ٛٔ

بهث15

4000 ازهخا ٚد یازهث

یفزصٔ ٖاٛت ٚ ربطت٘ا زیخأت زتٔاربپ بت٘ .تسا ٜذض ازخا

ی ح ت٘ٛٔ

ِٛربو ٚ زیخأت یفزصٔ ٖاٛت

ُىض رد 11 . ا ٜذض ٜداد ٖبط٘

.تهس

،حیبت٘ ٝث ٝخٛت بث

َذجٔ

پ ی دبٟٙط ی اراد

ی بپ ٜذض َبٔز٘

یی

ٗ

ٚ تسا غت بث ّٝثبمٔ رد یی

تاز

ّحٔ

ی

٘بٟخ ٚ .تسا ْٚبمٔ ی

ُىض 12 . ٚ ربطت٘ا زیخأت یفزصٔ ٖاٛت

غت سبسا زث ار هیی

تاز

VDDL

ازث ی بس یبٞربتخ ٚ

َذجٔ

پ ی دبٟٙهط ی بهط٘

یهٔ ٖ ذهٞد .

ٖاٛهت ٗیزتٕو یاراد صبتِٚ ُیذجت ٜسبث ْبٕت رد یدبٟٙطیپ َذجٔ

.تسا یفزصٔ

ازث ی بمٔ

ی

ٝس بت٘ ٝصلاخ ،ٝ٘لادبع ی

ح جهض ی

ٝ سبهس ی

Process-Voltage-Temperature14 Monte-Carlo analysis15

پ ربتخبس ی دبٟٙط ی ٚ ربتخبس زٍید بهٞ

ازهض تهحت ی

ط رد ٝثبهطٔ

َٚذخ 1 . تسا ٜذٔآ .

َٚذخ رد 1 سا .

PDP16

ٖاٛٙع ٝث ی ه ربهیعٔ

تیشٔ

ازث ی بمٔ

ی

ٝس ٜذض ٜدبفتسا زتٟث تهسا

ٝهو تهسا حهظاٚ .

پ ربتخبس ی دبٟٙط ی اراد ی زتٕو ی

ٗ بٞربتخبهس ردPDP

ی جهض ی

ٝ

سبس ی .تسا ٜذض تحبهسٔ ٗیزتٕو یدبٟٙطیپ َذجٔ ٗیٙچٕٞ

راذٔ زیبس بث ٝسیبمٔ رد ار .تساراد بٞ

هجیتن يریگ

هی ِٝبمٔ ٗیا رد

ٓو ٚ عیزس صبتِٚ حطس َذجٔ

ٝث ٖاٛت

ٓتسیس رد ٜدبفتسا رٛظٙٔ

دزثربو ذٙ٘بٔ ٖاٛت ٓو یبٞ

یبٞ

ٝىجض ٚ یىضشپ تسیس ،بیضا ت٘زتٙیا یث زٍسح یبٞ

ٓیس

سا یدبٟٙطیپ ربتخبس رد .ذض ٝلارا َبصتا ْشی٘بىٔ هی

ٝتطپ ُثبمتٔ

یتط٘ ٖبیزخ صٞبو رٛظٙٔ ٝث ٝتفبی دٛجٟث یا

تعزس صیاشفا ٚ هثذیف

ٝث زٍید فزط سا .ذض ٜدزث ربو ٝث

ْذع دبدیا ٚ هثذیف ٝمّح رد ًٙیلٛس صٞبو رٛظٙٔ

رٛتسیش٘ازت ٖذض ٗضٚر رد ی٘بٔشٕٞ

سا یخٚزخ ٝمجط یبٞ

رٛتسیش٘ازت

ٝیبپ ٗیث یدٛید َبصتا یبٞ

رٛتسیش٘ازت یبٞ

یبٞ

رٛظٙٔ ٝث ٗیٙچٕٞ .ذض ٜدبفتسا هثذیف ٝمّح رد ،یخٚزخ رد تعزس صیاشفا ٚ تحبسٔ صٞبو

ٗییبپ راذٌ

ٜذ٘ٚر

رٛتسیش٘ازت یرٛجع

ربتخبس یدٚرٚ نّٛث ٗیشٍیبخ ٖاٛٙع ٝث

.ذض ٜدبفتسا

DCVS

یدبٟٙطیپ حزط س٘بوزف رد

10

ٓو صبتِٚ تسا ردبل شتزّٞٛیو 80

صبتِٚ ٝث ار تِٚ یّیٔ

8 / 1

ٝیجض حیبت٘ .ذیبٕ٘ ُیذجت تِٚ

یسبس

Post-layout

ٖاٛت ،

یفزصٔ

23 / 89 ربطت٘ا زیخأت ٚ تاٚٛ٘ب٘

68 / 23 ار ٝی٘بثٛ٘ب٘

ُیذجت یاسا ٝث 4

/ 0

ٝث تِٚ

8 / 1 یٔ ٖبط٘ تِٚ

ربتخبس .ذٞد

ربو ٝث تجس٘ یدبٟٙطیپ تحبسٔ یاراد ٜذض ٝسیبمٔ یبٞ

ٓو تیشٔ ربیعٔ ٚ .تسا یزت

Power-Delay Product16

19 / 62 4016

2 / 184 663

8 / 21 8

/ 1 22 / 0 IET-cds'17 [23]

1 / 59 2113

23 / 89 244

68 / 23 8

/ 1 28 / 0 This work

(8)

عجارم

[1] S. Lutkemeier and U. Ruckert, "A subthreshold to above-threshold level shifter comprising a wilson current mirror," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 57, no. 9, pp. 721-724, 2010.

[2] D. Zhang, A. Bhide, and A. Alvandpour,

"A 53-nW 9.1-ENOB 1-kS/s SAR ADC in 0.13-um CMOS for Medical Implant Devices," IEEE Journal of Solid-State Circuits, vol. 47, no. 7, pp. 1585-1593, 2012.

[3] W. Zhao, A. B. Alvarez, and Y. Ha, "A 65-nm 25.1-ns 30.7-fJ robust subthreshold level shifter with wide conversion range," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 62, no. 7, pp. 671-675, 2015.

[4] Y. Pu et al., "A 9-mm² Ultra-Low-Power Highly Integrated 28-nm CMOS SoC for Internet of Things," IEEE Journal of Solid-State Circuits, 2018.

[5] A. Wang and A. Chandrakasan, "A 180- mV subthreshold FFT processor using a minimum energy design methodology,"

IEEE Journal of solid-state circuits, vol.

40, no. 1, pp. 310-319, 2005.

[6] K. Usami et al., "Automated low-power technique exploiting multiple supply voltages applied to a media processor,"

IEEE Journal of Solid-State Circuits, vol.

33, no. 3, pp. 463-472, 1998.

[7] S. R. Hosseini, M. Saberi, and R. Lotfi,

"A High-Speed and Power-Efficient Voltage Level Shifter for Dual-Supply Applications," IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 25, no. 3, pp. 1154-1158, 2017.

[8] S. Kabirpour and M. Jalali, "A Low- Power and High-Speed Voltage Level Shifter Based on a Regulated Cross- Coupled Pull-Up Network," IEEE Transactions on Circuits and Systems II:

Express Briefs, vol. 66, no. 6, pp. 909- 913, 2018.

[9] F. Morshedlou, N. Ravanshad, and H.

Rezaee-Dehsorkh, "A Low-Power Current-Mode Analog QRS-Detection Circuit for Wearable ECG Sensors," in 2018 25th National and 3rd International Iranian Conference on Biomedical Engineering (ICBME), 2019, pp. 1-6:

IEEE.

[10] S. R. Hosseini, M. Saberi, and R. Lotfi,

"A low-power subthreshold to above- threshold voltage level shifter," IEEE Transactions on Circuits and Systems II:

Express Briefs, vol. 61, no. 10, pp. 753- 757, 2014.

[11] P. Singh, "A 19nW, near-threshold to I/O voltage level shifter in 28nm FD-SOI using 1.8 V/28Å device for IoT Systems," in Circuits and Systems (ISCAS), 2018 IEEE International Symposium on, 2018, pp. 1-4: IEEE.

[12] P. Wu, J. Cao, and J. Yang, "A novel level shifter for practical IoT applications," in 2018 IEEE International Conference on Applied System Invention (ICASI), 2018, pp. 141-144: IEEE.

[13] Y. Osaki, T. Hirose, N. Kuroki, and M.

Numa, "A low-power level shifter with logic error correction for extremely low- voltage digital CMOS LSIs," IEEE Journal of Solid-State Circuits, vol. 47, no. 7, pp. 1776-1783, 2012.

[14] P. Corsonello, S. Perri, and F. Frustaci,

"Exploring well configurations for voltage level converter design in 28 nm UTBB FDSOI technology," in Computer Design (ICCD), 2015 33rd IEEE International Conference on, 2015, pp.

499-504: IEEE.

[15] M. Lanuzza, F. Crupi, S. Rao, R. De Rose, S. Strangio, and G. Iannaccone,

"An ultralow-voltage energy-efficient level shifter," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 64, no. 1, pp. 61-65, 2017.

[16] A. A. Vatanjou, T. Ytterdal, and S.

Aunet, "An Ultra-Low Voltage and Low- Energy Level Shifter in 28 nm UTBB- FDSOI," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 66, no. 6, pp. 899-903, 2018.

[17] M. Lanuzza, P. Corsonello, and S. Perri,

"Fast and wide range voltage conversion in multisupply voltage designs," IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 23, no.

2, pp. 388-391, 2015.

[18] H. You, J. Yuan, W. Tang, S. Qiao, and Y. Hei, "An Energy-efficient Level Shifter for Ultra Low-Voltage Digital LSIs," IEEE Transactions on Circuits and Systems II: Express Briefs, 2020.

[19] E. Låte, T. Ytterdal, and S. Aunet, "An Energy Efficient Level Shifter Capable of Logic Conversion From Sub-15 mV to 1.2 V," IEEE Transactions on Circuits and Systems II: Express Briefs, 2020.

[20] H. You, J. Yuan, W. Tang, Y. Yu, S.

Qiao, and Y. Hei, "An ultra-low leakage energy efficient level shifter with wide conversion range," IEICE Electronics Express, p. 16.20190507, 2019.

(9)

هرود ،کـینورتکلا عیاـنص هماـنلصف 12

هراـمش ، 2 ، ناتسبات

1400

Electronics Industries Quarterly, Vol.12, No.2, Summer 2021

13

Referensi

Dokumen terkait

Wu, "Predictive Control of a Three-Level Boost Converter and an NPC Inverter for High-Power PMSG-Based Medium Voltage Wind Energy Conversion Systems," in IEEE Transactions on Power

Lansdown articulates that articles 12 implies all children who are capable of forming a view are entitled to the first three levels of involvement: to be informed, to express an

The threshold voltage VT of an MOS transistor is a function of its source-to-substrate voltage VSB, In conventional CMOS logic circuits, the substrate terminals of all nMOS transistors