1
DOSEN : 1.
KOMPETENSI YANG DIHARAPKAN DICAPAI OLEH PESERTA (TIU DAN TIK)
Setelah mengikuti matakuliah ini mahasiswa dapat :
1. Memberikan pengertian mengenai konsep dasar sistem digital, prinsip kerja sistem komputer secara umum.
2. Dapat memahami dan menjelaskan perangkat-perangkat dalam sistem komputer
3. Dapat memahami dan menjelaskan karakteristik dan hubungan antar komputer
4. Dapat memahami dan menjelaskan konsep Sistem operasi Komputer
5. Dapat memahami dan menjelaskan konsep organisasi Komputer Paralel
PUSTAKA YANG DIGUNAKAN
PERTEMUA
POKOK BAHASAN SUB POKOKBAHASAN BENTUK TUGAS
BOBO T
NILAI TAKSONOMI
(1) (2) (3) (4) (5) (6) (7)
1 2 3 4 5 6
1 Kuliah dan Simulasi, Tugas
Kontrak Kuliah Introduction (Ch. 1)
Computer Evolution (Ch. 2)
 RPKPS
 Pustaka
 Sistem Penilaian
 Organization and
Architecture
 Structure and Function
 History of Computer
 Designing for Performance
√ √
2 Kuliah dan Simulasi, A Top-Level view Of Computer (Ch. 3)
 Computer Function
3 5 PemberianKuliah dan
tugas Rumah
Internal Memory (Ch. 5)
 Semiconductor
 Error Correction
 Advance DRAM
√ √
6 Tugas RumahKuliah dan External Memory (Ch. 6)
 Magnetic Disk
 Optical
Memory √ √
7 Quis 1 danKuliah Input/Output (Ch. 7)
 External Devices
 I/O Modules
 I/O Technique
√ √
PERTEMUA
POKOK BAHASAN SUB POKOKBAHASAN BENTUK TUGAS
BOBO T
NILAI TAKSONOMI
(1) (2) (3) (4) (5) (6) (7)
1 2 3 4 5 6
9 Kuliah, diskusidan simulasi Operating System Support (Ch. 8)
 Operarting System Overview
 Scheduling
 Memory Management
√ √
10 Tugas RumahKuliah dan
Number System (Ch. 9) Computer Arithmetic (Ch. 10)
(Digital Logic – Ch.11)
 Decimal, Binary, Hexadec
 Number Converting
 Interger
Representation
 Floating Point
 Combinational
 Sequential
√ √
Kuliah dan
tugas Rumah  MachneInstruction Char
5
1 2 3 4 5 6
13 PemberianKuliah dan tugas Rumah
Instruction-Level Parallelism
And Superscalar Processors (Ch. 16)
 Design Issue
 Superscalar √ √
√
14 PemberianKuliah dan tugas Rumah
Parallel Processing (Ch. 17)
 Multiple Processor Organizations
 Symmetric Multiprocessors
 Cache Coherence
 Multithreading
 Nonuniform Memory Access
√ √ √
15 Quis 2 danKuliah Multicore (Ch. 18)
 Hardware Performance Issues
 Multicore Organization
√ √
16 UAS Ch. 1-18