• Tidak ada hasil yang ditemukan

LAPORAN LABORATORIUM PROGRAM STUDI TEKNIK TELEKOMUNIKASI

N/A
N/A
Trail Gaming

Academic year: 2024

Membagikan "LAPORAN LABORATORIUM PROGRAM STUDI TEKNIK TELEKOMUNIKASI"

Copied!
10
0
0

Teks penuh

(1)

LAPORAN LABORATORIUM LAPORAN LABORATORIUM PROGRAM STUDI TEKNIK

PROGRAM STUDI TEKNIK TELEKOMUNIKA TELEKOMUNIKASI SI

PERCOBAAN 2 PERCOBAAN 2 GERBANG UNIVERSAL GERBANG UNIVERSAL

NAMA

NAMA PRAKTIKAN PRAKTIKAN : : MARTHA MARTHA DINA DINA APRILIANA APRILIANA NAMA

NAMA REKAN REKAN KERJA KERJA : : 1. 1. FATHURRAHM FATHURRAHMAN AN NOVIANTO NOVIANTO 2. MUHAMMAD ABYAN PRATAMA 2. MUHAMMAD ABYAN PRATAMA

KELAS/KELOMP

KELAS/KELOMPOK OK : : TT2B/4 TT2B/4 TANGGAL

TANGGAL PELAKSANAAN PELAKSANAAN PRAKTIKUM PRAKTIKUM : : 6 6 MARET MARET 2018 2018 TANGGAL

TANGGAL PENYERAHAN PENYERAHAN LAPORAN LAPORAN : : 12 12 MARET MARET 2018 2018

JURUSAN TEKNIK ELEKTRO JURUSAN TEKNIK ELEKTRO POLITEKNIK NEGERI JAKARTA POLITEKNIK NEGERI JAKARTA

12 MARET 2018

12 MARET 2018

(2)

DAFTAR ISI DAFTAR ISI

1.

1. TUJUAN TUJUAN

 ... ... ... 22

2.

2. DASAR TEORI DASAR TEORI

 ... ... .. 22

2.1.

2.1. NAND Gate sebagai Inverter (NOT Gate) NAND Gate sebagai Inverter (NOT Gate)

 ... ... ... 22

2.2.

2.2. NAND Gate sebagai AND Gate NAND Gate sebagai AND Gate

 ... ... ... 22

2.3.

2.3. NAND Gate sebagai OR Gate NAND Gate sebagai OR Gate

 ... 3 ... 3

2.4.

2.4. NAND Gate sebagai NOR Gate NAND Gate sebagai NOR Gate

 ... 3 ... 3

2.5.

2.5. NOR Gate sebagai Inverter (NOT Gate) NOR Gate sebagai Inverter (NOT Gate)

 ... 4 ... 4

2.6.

2.6. NOR Gate sebagai AND Gate NOR Gate sebagai AND Gate

 ... 4 ... 4

2.7.

2.7. NOR Gate sebagai OR Gate NOR Gate sebagai OR Gate

 ... ... ... 55

2.8.

2.8. NOR Gate sebagai NAND Gate NOR Gate sebagai NAND Gate

 ... 6 ... 6

3.

3. ALAT ALAT  –   –   ALAT YANG DIPERLUKAN  ALAT YANG DIPERLUKAN

 ... 6 ... 6

4.

4. LANGKAH LANGKAH  –   –   LANGKAH PERCOBAAN  LANGKAH PERCOBAAN

 ... 7 ... 7

4.1.

4.1. NAND Gate sebagai INVERTER (NOT GATE) NAND Gate sebagai INVERTER (NOT GATE)

 ... ... ... 77

4.2.

4.2. NAND Gate sebagai AND Gate NAND Gate sebagai AND Gate

 ... ... ... 77

4.3.

4.3. NAND sebagai OR Gate NAND sebagai OR Gate

... 8... 8

4.4.

4.4. NAND Gate sebagai NOR Gate NAND Gate sebagai NOR Gate

 ... 8 ... 8

4.5.

4.5. NOR Gate sebagai Inverter (NOT Gate) NOR Gate sebagai Inverter (NOT Gate)

 ... 9 ... 9

4.6.

4.6. NOR Gate sebagai AND Gate NOR Gate sebagai AND Gate

 ... 9 ... 9

4.7.

4.7. NOR Gate sebagai OR Gate NOR Gate sebagai OR Gate

 ... ... ... 1010

4.8.

4.8. NOR Gate sebagai NAND Gate NOR Gate sebagai NAND Gate

... 10... 10

5.

5. PERTANYAAN DAN TUGAS PERTANYAAN DAN TUGAS

... 12... 12

6.

6. TABEL HASIL PENGAMATAN TABEL HASIL PENGAMATAN

 ... ... ... 1414

ANALISA DAN PEMBAHASAN

ANALISA DAN PEMBAHASAN

 ... ... ... 1616

LAMPIRAN

LAMPIRAN

 ... ... ... 1717

KESIMPULAN

KESIMPULAN

 ... ... ... 1919

DAFTAR PUSTAKA

DAFTAR PUSTAKA

 ... ... ... 2020
(3)

PERCOBAAN 2 GERBANG UNIVERSAL 1. TUJUAN

Merangkai NAND Gate sebagai gerbang universal (Universal Gate)

Merangkai NOR Gate sebagai gerbang universal (Universal Gate)

2. DASAR TEORI

Gerbang Universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan output yang sama dengan gerbang lainnya. Adapun gerbang universal tersebut adalah NAND gate dan NOR gate.

2.1.NAND Gate sebagai Inverter (NOT Gate)

 NOT gate dapat dibuat dengan menggunakan NAND gate (gambar 2.1). Bila input diberi nilai logik 1 maka outputnya menjadi logik 0 begitu juga

sebaliknya.

2.2.NAND Gate sebagai AND Gate

AND Gate dapat dibuat dengan menggunakan NAND Gate (gambar 2.2).

Output dari suatu rangkaian AND Gate akan berada pada keadaan logik 1 jika dan hanya jika semua inputnya pada keadaan logik 1. Dan output akan bera da  pada keadaan logik 0 apabila salah satu inputnya atau semuanya pada keadaan

logik 0.

(4)

2.3.NAND Gate sebagai OR Gate

OR Gate dapat dibuat dengan menggunakan NAND Gate (gambar 2.3). Output dari suatu rangkaian OR Gate akan berada pada logik 0 jika dan han ya jika semua inputnya pada keadaan 0. Dan output akan berada pada keadaan logik 1 apabila salah satu inputnya atau semuanya pada keadaan logik 1.

2.4.NAND Gate sebagai NOR Gate

 NOR Gate dapat dibuat dengan menggunakan NAND Gate (Gambar 2.4).

 NOR Gate adalah gabungan dari suatu rangkaian NOT Gate yang dipasang  pada bagian output rangkaian OR Gate. Output dari OR Gate akan logik 1 jika

dan hanya jika semua inputnya berada pada keadaan 0. Dan outputnya 0

apabila salah satu atau semuanya inputnya berada pada keadaan logik 1.

(5)

2.5.NOR Gate sebagai Inverter (NOT Gate)

 NOT gate dapat dibuat dengan menggunakan gerbang NOR gate (Gambar 2.5)  bila input diberi nilai logik 1 maka outputnya berlogik 0, begitu pula

sebaliknya.

Gambar 2.5. NOR Gate sebagai NOT Gate Tabel Kebenaran:

Input (X) Output (F)

0 1

1 0

2.6.NOR Gate sebagai AND Gate

AND Gate dapat dibuat dengan menggunakan NOR Gate (gambar 2.6). Output

dari suatu rangkaian AND Gate akan berada pada keadaan logik 1 jika dan

hanya jika semua inputnya pada keadaan logik 1. Dan output akan berada pada

keadaan logik 0 apabila salah satu inputnya atau semuanya pada keadaan logik

0.

(6)

Gerbang NOR (IC 7402)

Tabel 6.5. Gerbang NOR sebagai NOT Input Output

A Y Volt

0 1 3.121 V

1 0 69.4mV

Tabel 6.6. Gerbang NOR sebagai AND

Input Output

A B Y Volt

0 0 0 66.4 mV

0 1 0 66.9 mV

1 0 0 67.4 mV

1 1 1 3.141 V

Tabel 6.7. Gerbang NOR sebagai OR

Input Output

A B Y Volt

0 0 0 67.4 mV

0 1 1 3.126 V

1 0 1 3.126 V

1 1 1 3.128 V

Tabel 6.8. Gerbang NOR sebagai NAND

Input Output

A B Y Volt

0 0 1 3.115 V

0 1 1 3.116 V

1 0 1 3.117 V

1 1 0 68.2 mV

(7)

ANALISA DAN PEMBAHASAN

(8)

LAMPIRAN

(9)

KESIMPULAN

Gerbang NAND dan gerbang NOR merupakan gerbang universal, karena gerbang  NAND dan gerbang NOR dapat dirangkai sehingga menghasilkan fungsi atau output   yang

sama dengan gerbang dasar lainnya.

(10)

DAFTAR PUSTAKA

Benny Nixon, A.Md., S.T. 2008.  Laboratorium Digital I (Rangkaian Kombinatorial) https://simponi.mdp.ac.id/materi201120121/TK309/022040/TK309-022040-652-12.ppt [Diakses 10 Maret 2018]

Dolly Indra. 2015. The NAND Gate as A Universal Gate . http://lecturer.fikom.umi.ac.id/dollyindra/wp-

content/uploads/sites/4/2016/05/Digital_NAND_Universal_Gates_E.pdf [Diakses 11

Maret 2018]

Referensi

Dokumen terkait

Modifikasi rangkaian penyearah energi RF ke DC bertingkat multi frekuensi melalui pendekatan Model Dickson yang telah menghasilkan model rangkaian yang mudah

Pada rangkaian tersebut sebuah komponen yang dapat melakukan sebuah perhitungan mundur itu adalah sebuah IC 74193 hal tersebut dapat dilakukan oleh IC tersebut karena IC itu

Pada gambar TP3 adalah gambar dari output sinyal PAM dimana sinyal dari informasi telah melaluiu proses sampling sehingga terlihat pada gambar sinyal tersebut berbentuk

Flip-flop yang dibangun dengan NOR gate seperti diagram rangkaian gambar 4.3(b) dapat dimengerti bahwa bila CLK dalam keadaan 1 maka output tidak akan berubah atau sama dengan

Mahasiswa dapat menggunakan berbagai metode analisis rangkaian dan dapat memilih metode yang tepat pada suatu keadaan dengan phasor 2..

Sinyal Digital adalah sinyal data dalam bentuk pulsa yang dapat mengalami perubahan yang tiba-tiba dan mempunyai besaran dan keadaan 0 dan 1 Tidak mudah terpengaruh oleh derau,

0. 'alam keadaan output regulator a, tiga-fasa minimum* memasukkan saklar &... Men,atat harga rata-rata dari tegangan output* arus beban* arus input dalam salah satu fasa*

Sistem kontrol menghasilkan output pada saat terjadi error pada set point, dan nilai output tersebut proporsional dengan laju (rate) perubahan dari